您现在所在的位置: UWB定位系统首页 >UWB技术>UWB定位>

DW1000定位芯片IC结构

DW1000芯片是一个集成度非常高的低功耗、单芯片CMOS射频收发器IC,D1000定位芯片兼容ieee802.15.4-2011 [ 1 ] UWB标准。             
DW1000芯片由模拟前端(包括接收机和发射机)和数字后端、片外主处理器接口组成。采用一个TX / RX收发器连接接收器或发射器到天线端口。定位芯片上提供温度和电压监视器。             
接收机由一个射频前端在低噪声放大器上放大接收信号,然后直接将其转换为基带信号。接收器对宽带宽、线性和噪声系数都做了优化。允许每个支持的ieee802.15.4-2011 [ 1 ]超宽带信道以最小的附加噪声和失真进行信号转换。基带信号被解调出来后,将所获得的接收数据通过SPI接口提供给主控制器。             
发送的脉冲序列是通过将数字编码的传输数据传输到到模拟脉冲发生器中产生。产生的脉冲序列通过一个双平衡混频器的一个合成器生成的载体进行转换,然后集中在一个符合ieee802.15.4-2011 [ 1 ]协议的UWB信道进行发射。调制的RF波形经过功率放大器放大后被送入外部天线发射。             
该芯片集成了一次性可编程(OTP)存储器。此存储器可用于存储校准数据,如TX功率水平、晶体初始化频率误差调整和精度范围调整。这些调整值可以在需要时自动接收。             
当最低功率运行状态时的芯片上稳压器会被禁用,(AON)内存还可以保留DW1000配置数据。这些数据是自动上传和下载的。在DW1000的(AON)内存中配置。             
DW1000芯片的时钟方案是基于3个主要的电路;晶体振荡器、时钟锁相环和射频锁相环。芯片上振荡器使用一个工作在频率为38.4兆赫的外部晶振上。如果在用户系统提供一个外部稳定的时钟,则可以使用外部38.4 MHz时钟信号代替芯片上的晶振。38.4 MHz的时钟作为参考时钟输入到两个芯片上的上PLL。时钟锁相环(clkpll)生成的数字后端信号处理所需要的时钟。射频锁相环产生接收链的下变频本地振荡器(LO)和发送链的上转换本地振荡器LO。一个13千赫振荡器在睡眠状态使用。             
主机接口包括只用于设备通信和配置的SPI接口。实现主要的mac功能,包括CRC生成、CRC校验和接收帧过滤。